12
返回列表 发新帖
收起左侧
楼主: lh_lihong - 

在FDTD计算中,为什么高斯脉冲的宽度不能设置得太大?

[复制链接]
发表于 2009-4-18 15:09:53  | 显示全部楼层
不错,学习了。
:11bb :11bb :11bb :11bb :11bb :11bb :11bb :11bb :11bb
以己之微·网博天下:博览微网之术·创造成功之路!
发表于 2009-5-17 21:39:22  | 显示全部楼层
按理说spread越大频谱越窄.............
以己之微·网博天下:博览微网之术·创造成功之路!
发表于 2009-5-19 16:36:22  | 显示全部楼层
我同意12楼的,spread越大频谱越窄。
另外,10楼L师兄,问一下,你说的那个频率上限应该是由迭代步长决定的吧,超过那个上限频率,就满足不了收敛条件了,发散了吧。这也就是为什么频率越高的器件,仿真时间越长的原因吧,因为频率高了,迭代每步的时间必须减小。

再多说一点,个人认为高斯脉冲是检验吸收边界最好的方法了,所以楼主是不是看看是不是边界反射造成的。
以己之微·网博天下:博览微网之术·创造成功之路!
发表于 2009-5-19 18:50:17  | 显示全部楼层
取样原理决定的,FDTD仿真最大频率上限了,如果FFT计算再大的频率就没有意义了。
以己之微·网博天下:博览微网之术·创造成功之路!
发表于 2009-6-30 17:09:31  | 显示全部楼层
:30bb:31bb:30bb:30bb辛苦了
以己之微·网博天下:博览微网之术·创造成功之路!

发表回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则

返回列表 客服中心 搜索
关于我们
关于我们
关注我们
联系我们
帮助中心
资讯中心
企业生态
社区论坛
服务支持
资源下载
售后服务
推广服务
关注我们
官方微博
官方空间
官方微信
快速回复 返回顶部 返回列表